我们正在寻找一位自我激励的候选人,具有高性能数字设计、DSP和混合信号建模方面的专业知识,加入我们的低温CMOS量子控制项目。该候选人将与我们的数字和模拟设计团队以及当地的物理和材料设计师紧密合作,为超导量子比特的量子计算应用开发低功耗、高保真度和高可扩展性的控制和读取SoC。
职位描述:
• 数字集成电路设计和系统级探索:
• 在芯片内存和DSP设计与模拟前端(即DAC、BPF、混频器、低噪声放大器和ADC)之间进行协同优化,以确保高量子控制/读取,并优化每个通道的功耗
• 在设计过程中注重系统级视角,考虑整体系统架构和功能
• 深入了解低温环境对数字集成电路的影响,并实施设计策略以实现最佳性能
• 使用Verilog/SystemVerilog进行定制电路设计的RTL实现,重点关注DDS、滤波器和纠错码
• 模拟、验证和实现:
• 对混合信号设计进行全面的模拟和验证,以验证量子控制保真度和数字-模拟接口吞吐量
• 在数字集成电路设计中利用FPGA,利用其灵活性和可重构性进行系统仿真和架构探索
• 进行时序分析,并与团队合作优化设计以实现时序闭合
• 在重要会议和期刊(如ISSCC、VLSI Symp、A-SSCC、DAC、JSSC和TCAS-I/II)上发表研究成果
• 与跨职能团队密切合作,包括硬件和软件工程师,将数字集成电路无缝集成到整体系统架构中
• 准备详细的设计文档,包括规格、测试计划和报告
• 重点解决并调试数字集成电路设计中的系统级问题
• 提供创造性和创新性的设计解决方案。紧跟行业趋势和新兴技术
• 使用FPGA和其他实验室设备(如逻辑分析仪和示波器)测试和验证制造的芯片
要求:电气工程、计算机工程或相关领域的硕士或博士学位。候选人应具有数字/混合信号SoC的IC tape-out以及使用Cadence、Synopsis和Matlab等领先EDA供应商的行业标准工具进行系统级建模和优化的经验。