高级ASIC设计工程师,云规模机器学习加速 - Annapurna Labs

圣弗朗西斯科 2天前全职 网络
面议
关于职位 实用计算(UC) AWS实用计算(UC)提供产品创新——从基础服务如Amazon的简单存储服务(S3)和Amazon弹性计算云(EC2),到持续发布的新产品创新,这些创新不断使AWS的服务和功能在行业中脱颖而出。作为UC组织的一员,您将支持AWS中计算、数据库、存储、物联网(IoT)、平台和生产力应用服务的开发和管理,包括为需要专门安全解决方案的客户提供支持。 Annapurna Labs(我们在AWS UC中的组织)设计加速创新的硅和软件。客户选择我们来创建云解决方案,以解决不久前甚至昨天还难以想象的挑战。我们的定制芯片、加速器和软件堆栈使我们能够应对前所未有的技术挑战,并交付帮助客户改变世界的成果。 关于AWS Amazon Web Services(AWS)是全球最全面和广泛采用的云平台。我们开创了云计算并从未停止创新——这就是为什么从最成功的初创公司到全球500强公司都信任我们强大的产品和服务套件来推动他们的业务。 定制SoC(系统芯片)位于AWS机器学习服务器的核心。作为云规模机器学习加速团队的一员,您将负责我们数据中心硬件的设计和优化,包括我们定制设计的机器学习推理数据中心服务器AWS Inferentia。我们的成功取决于我们世界级的服务器基础设施;我们正在处理大规模和快速集成的新兴技术。我们正在寻找ASIC设计工程师来帮助我们开创新技术和架构,同时确保高设计质量并做出正确的权衡。 职责 • 将多个子系统集成到顶级SOC中,确保正确的时钟/复位/功能/DFT信号路由 • 作为ASIC设计团队的关键成员,您将实现并交付高性能、面积和功耗高效的RTL,以实现设计目标和规格。 • 分析设计、微架构或架构,根据功能、功耗、性能或面积要求进行权衡。 • 开发微架构,实现SystemVerilog RTL,并提供具有约束的综合/时序清洁设计。 • 对设计执行lint和时钟域交叉质量检查。 • 与架构师、其他设计师、验证团队、硅前和硅后验证团队、综合、时序和后端团队合作完成任务。 要求 • 电气工程或相关领域的学士学位 • 5年以上SOC的RTL设计经验 • 5年以上VLSI工程经验 • 5年以上使用代码质量工具的经验,包括:Spyglass、LINT或CDC • 熟悉Python脚本编写 • 精通断言 • 具有良好的调试技能以分析RTL测试失败 • 拥有“学习和好奇”的心态 加分项 • 电气工程或相关领域的硕士或博士学位 • 自动化脚本编写经验(例如,Python、Perl、Ruby) • 具有包括强分析技能、注重细节和有效沟通能力的经验 • 具有微架构、SystemVerilog RTL、断言、SDC约束的经验 • 熟悉数据路径设计、互连、AXI协议 福利 • 多样化的经验 • 工作/生活平衡 • 包容性团队文化 • 指导与职业发展 • 医疗 • 财务 • 其他福利